2
Logique Programmable Langage VHDL EPLD CARACTERISTIQUES GENERALES : Le pack EDD 200 est composé de la carte de base EDD 200 000 et de ses accessoires. Il permet l’étude des circuits de logique programmable type EPLD ainsi que la prise en main et la maîtrise du langage VHDL. Il fait partie d’une famille complète de formation aux techniques numériques : La série EDD 100 qui permet l’initiation à la logique câblée de base (circuits combinatoires, bascules, compteurs, ALU…). La série EID 100, microprocesseurs et microcontrôleurs des familles 8 bits Motorola et Intel. La série EID 210, microprocesseurs et microcontrôleurs des familles 16 bits et 32 bits Motorola et Intel. Dans le processus de formation aux techniques digitales, il assure la liaison entre la logique de base et les systèmes à microprocesseurs. Le bus PC 104 (8 bits) permet à l’étudiant d’expérimenter des TP très proche de la réalité industrielle. Exemple : Réalisation d’ une interface de type PIA connectée sur Bus PC104 (port d’entrée 4 bits, 4 bits de sortie sur Leds et 2 afficheurs 7 segments multiplexés). PARTICULARITES : L’EDD 200 est basé sur un circuit EPLD MACH4 44 broches de chez LATTICE, il est livré avec un logiciel d’édition et de téléchargement VHDL. Il comprend : 5 clefs génératrices de niveau (4 entrées compteurs, 1 de programmation) 1 poussoir traité antirebond (clock JK, compteurs), 4 Leds de visualisation, 2 Afficheurs 7 segments multiplexés, 1 connecteur au standard PC104 permettant l’étude de cette interface sur carte de la série EID ou tout autre carte du commerce, 1 connecteur série USB au standard JTAG, ♦ 1 horloge commutable 2 Hz/ 2 KHz, 1 alimentation externe. DOMAINES D’APPLICATION : Secondaire et supérieur technique, Lycées techniques Bac Électronique, BTS Informatique Industrielle , IUT, Grandes Écoles & Universités. Colisage Poids brut : 2 Kg Dimensions Bruts : 200 x 132 x 45 mm Nets : FONCTIONS ETUDIEES : L’EDD 200 permet d’étudier les fonctions de logique programmable. Un manuel enseignant EDD 200 040 et un manuel élève EDD 200 050, de travaux pratiques reprennent les sujets traités sur les circuits de logique de base : Inverseur, ET, OU, Bascule RS, JK, Compteur Décompteur programmable 4 bits, Multiplexeur, Décodeur 7 segments, Et en phase finale, Interfaçage d ’un bus PC 104, Réalisation d ’une interface P.I.A. sur bus PC 104, 4 bits d’entrées, 4 bits de sorties sur LED, Réalisation d ’une interface sur bus PC 104 avec gestion d ’interruption, et transcodage 7 segments. ELECTRONIQUE NUMERIQUE EDD – 200 Gamme DIDALAB EDD

Logique Programmable Langage VHDL · Logique Programmable . Langage VHDL . EPLD . CARACTERISTIQUES GENERALES: . Le pack EDD 200 est composé de la carte de base EDD 200 000 et de

  • Upload
    others

  • View
    57

  • Download
    1

Embed Size (px)

Citation preview

  • Logique Programmable Langage VHDL

    EPLD

    CARACTERISTIQUES GENERALES : Le pack EDD 200 est composé de la carte de base EDD 200 000 et de ses accessoires. Il permet l’étude des circuits de logique programmable type EPLD ainsi que la prise en main et la maîtrise du langage VHDL. Il fait partie d’une famille complète de formation aux techniques numériques : ♦ La série EDD 100 qui permet l’initiation à la logique câblée de base (circuits combinatoires, bascules, compteurs, ALU…). ♦ La série EID 100, microprocesseurs et microcontrôleurs des familles 8 bits Motorola et Intel. ♦ La série EID 210, microprocesseurs et microcontrôleurs des familles 16 bits et 32 bits Motorola et Intel. Dans le processus de formation aux techniques digitales, il assure la liaison entre la logique de base et les systèmes à microprocesseurs. Le bus PC 104 (8 bits) permet à l’étudiant d’expérimenter des TP très proche de la réalité industrielle. Exemple : Réalisation d’ une interface de type PIA connectée sur Bus PC104 (port d’entrée 4 bits, 4 bits de sortie sur Leds et 2 afficheurs 7 segments multiplexés).

    PARTICULARITES : L’EDD 200 est basé sur un circuit EPLD MACH4 44 broches de chez LATTICE, il est livré avec un logiciel d’édition et de téléchargement VHDL. Il comprend : ♦ 5 clefs génératrices de niveau (4 entrées compteurs, 1 de programmation) ♦ 1 poussoir traité antirebond (clock JK, compteurs), ♦ 4 Leds de visualisation, ♦ 2 Afficheurs 7 segments multiplexés, ♦ 1 connecteur au standard PC104 permettant l’étude de cette interface sur carte de la série EID ou tout autre carte du commerce, ♦ 1 connecteur série USB au standard JTAG, ♦ 1 horloge commutable 2 Hz/ 2 KHz, ♦ 1 alimentation externe.

    DOMAINES D’APPLICATION : ♦ Secondaire et supérieur technique, Lycées techniques Bac Électronique, BTS Informatique Industrielle ,

    ♦ IUT, Grandes Écoles & Universités.

    Colisage Poids brut : 2 Kg Dimensions Bruts : 200 x 132 x 45 mm Nets :

    FONCTIONS ETUDIEES : L’EDD 200 permet d’étudier les fonctions de logique programmable. Un manuel enseignant EDD 200 040 et un manuel élève EDD 200 050, de travaux pratiques reprennent les sujets traités sur les circuits de logique de base : ♦ Inverseur, ♦ ET, OU, ♦ Bascule RS, JK, ♦ Compteur Décompteur programmable 4 bits, ♦ Multiplexeur, ♦ Décodeur 7 segments, Et en phase finale, ♦ Interfaçage d ’un bus PC 104, ♦ Réalisation d ’une interface P.I.A. sur bus PC 104, 4 bits d’entrées, 4 bits de sorties sur LED, ♦ Réalisation d ’une interface sur bus PC 104 avec gestion d ’interruption, et transcodage 7 segments.

    ELECTRONIQUE NUMERIQUE

    ED

    D –

    200

    Gamme DIDALAB

    EDD

  • EDD 200 000, Carte d'étude de la logique programmable à base d'EPLD : Caractéristiques techniques

    Entrée alimentation par boitier prise externe 7 à 12 VAC/DC

    Connecteur au standard bus PC104 8 bits.

    44 points de test de visualisation de toutes les connections du circuit EPLD.

    5 Clefs génératrices de niveaux logiques

    Poussoir traité anti-rebond (pour TP d’horloge JK, compteurs…)

    Circuit d’horloge 2 Hz commutable 2 Khz (pour TP d’horloge compteurs, registres…)

    Connecteur JTAG pour téléchargement par port USB.

    2 circuits de mémorisation des affichages 7 segments

    2 Afficheurs 7 segments multiplexés

    4 LED de visualisation Alimentation 5 Vdc Circuit EPLD MACH4 sur support PLCC44

    Travaux Pratiques : EDD 200 040 : Manuel enseignant, EDD 200 050 : Manuel Étudiant, sujets traités :

    Découverte du EDD 200 : - Installation du logiciel, du matériel, réalisation d ’une fonction Non sur 4 bits.

    Logique combinatoire : Réalisation d ’une fonction : ET, NOR, OU exclusif, décodeur 7 segments.

    Bascules : RS, D, JK. Compteurs décompteurs : - Compteur décompteur binaire BCD, programmable, - Registre à décalage.

    ALU : Addition, soustraction, ET logique. Fonctions complètes : Séquenceur électronique, chronomètre, Interface type PIT sur Bus PC104

    Références Désignations Qtés

    EDD200000 Carte d’étude de la logique programmable à base d’EPLD 1

    EDD200100 Logiciel d'édition VHDL, simulation et fittage. (version Webpack gratuite d'ispVM Lever) 1

    EGD000006 Cordon USB type AA 1

    EGD000001 Alimentation 8 VAC, 2 A 1

    EDD200040 Manuel de TP enseignant « LOGIQUE PROGRAMMEE sur EPLD » 1

    EDD200050 Manuel de TP élève « LOGIQUE PROGRAMMEE sur EPLD » 1

    EDD 200 B : Pack de base « LOGIQUE PROGRAMMABLE » composé de :

    Z.A. La Clef St Pierre - 5, rue du Groupe Manoukian 78990 ELANCOURT FranceTél. : 33 (0)1 30 66 08 88 - Télécopieur : 33 (0)1 30 66 72 20 e-mail : [email protected] - Web : www.didalab.fr

    Document non contractuel M à J du : 02/06/2016

    Z.A. La Clef St Pierre - 5, rue du Groupe Manoukian 78990 ELANCOURT France

    Tél. : 33 (0)1 30 66 08 88 - Télécopieur : 33 (0)1 30 66 72 20

    e-mail : [email protected] - Web : www.didalab.fr

    Diapositive numéro 1Diapositive numéro 2

    /ColorImageDict > /JPEG2000ColorACSImageDict > /JPEG2000ColorImageDict > /AntiAliasGrayImages false /CropGrayImages true /GrayImageMinResolution 300 /GrayImageMinResolutionPolicy /OK /DownsampleGrayImages true /GrayImageDownsampleType /Bicubic /GrayImageResolution 300 /GrayImageDepth -1 /GrayImageMinDownsampleDepth 2 /GrayImageDownsampleThreshold 1.50000 /EncodeGrayImages true /GrayImageFilter /DCTEncode /AutoFilterGrayImages true /GrayImageAutoFilterStrategy /JPEG /GrayACSImageDict > /GrayImageDict > /JPEG2000GrayACSImageDict > /JPEG2000GrayImageDict > /AntiAliasMonoImages false /CropMonoImages true /MonoImageMinResolution 1200 /MonoImageMinResolutionPolicy /OK /DownsampleMonoImages true /MonoImageDownsampleType /Bicubic /MonoImageResolution 1200 /MonoImageDepth -1 /MonoImageDownsampleThreshold 1.50000 /EncodeMonoImages true /MonoImageFilter /CCITTFaxEncode /MonoImageDict > /AllowPSXObjects false /CheckCompliance [ /None ] /PDFX1aCheck false /PDFX3Check false /PDFXCompliantPDFOnly false /PDFXNoTrimBoxError true /PDFXTrimBoxToMediaBoxOffset [ 0.00000 0.00000 0.00000 0.00000 ] /PDFXSetBleedBoxToMediaBox true /PDFXBleedBoxToTrimBoxOffset [ 0.00000 0.00000 0.00000 0.00000 ] /PDFXOutputIntentProfile () /PDFXOutputConditionIdentifier () /PDFXOutputCondition () /PDFXRegistryName () /PDFXTrapped /False

    /CreateJDFFile false /Description > /Namespace [ (Adobe) (Common) (1.0) ] /OtherNamespaces [ > /FormElements false /GenerateStructure false /IncludeBookmarks false /IncludeHyperlinks false /IncludeInteractive false /IncludeLayers false /IncludeProfiles false /MultimediaHandling /UseObjectSettings /Namespace [ (Adobe) (CreativeSuite) (2.0) ] /PDFXOutputIntentProfileSelector /DocumentCMYK /PreserveEditing true /UntaggedCMYKHandling /LeaveUntagged /UntaggedRGBHandling /UseDocumentProfile /UseDocumentBleed false >> ]>> setdistillerparams> setpagedevice